ITC-Asia2026國(guó)際會(huì)議設(shè)計(jì)競(jìng)賽正式啟動(dòng)
發(fā)布時(shí)間:2026-02-09
截稿時(shí)間:2026-03-15
閱讀量:31次
第十屆國(guó)際測(cè)試會(huì)議(亞洲)(The 10th International Test Conference in Asia,簡(jiǎn)稱(chēng)ITC-Asia 2026)將于2026年8月在歷史文化名城寧波舉行。作為集成電路測(cè)試技術(shù)領(lǐng)域的旗艦會(huì)議,ITC-Asia自2017年創(chuàng)辦以來(lái)持續(xù)推動(dòng)全球?qū)W術(shù)界與工業(yè)界在測(cè)試、驗(yàn)證與可靠性等方向的深度交流與合作。本次會(huì)議由IEEE Computer Society、TTTC及IEEE CEDA技術(shù)協(xié)辦,屬于CCF-C類(lèi)推薦會(huì)議。會(huì)議議題覆蓋AI測(cè)試、硬件安全、SoC測(cè)試、芯粒(Chiplet)與3D IC測(cè)試等前沿?zé)狳c(diǎn)。2026年ITC-Asia將首次設(shè)立并舉辦開(kāi)放設(shè)計(jì)競(jìng)賽,歡迎大家積極報(bào)名參加。
一、競(jìng)賽目的
隨著量子計(jì)算技術(shù)的飛速發(fā)展,傳統(tǒng)公鑰密碼體制(如RSA、ECC)面臨嚴(yán)峻的安全威脅。美國(guó)國(guó)家標(biāo)準(zhǔn)與技術(shù)研究院(NIST)已正式確立后量子密碼(PQC)標(biāo)準(zhǔn)。為應(yīng)對(duì)這一技術(shù)變革,推動(dòng)高能效硬件安全芯片技術(shù)的發(fā)展,2026 ITC-Asia組委會(huì)決定舉辦“2026 ITC-Asia開(kāi)放設(shè)計(jì)競(jìng)賽”。本次競(jìng)賽旨在基于FPGA平臺(tái),為NIST選定的核心PQC算法設(shè)計(jì)高吞吐、低延遲、低功耗的硬件加速I(mǎi)P,并為參賽者提供發(fā)表高水平學(xué)術(shù)論文的國(guó)際化舞臺(tái)。
二、參賽對(duì)象
本次競(jìng)賽面向全球開(kāi)放:
1.高校學(xué)生:國(guó)內(nèi)外高校在讀本科生、碩士生、博士生。
2.企業(yè)人員:相關(guān)領(lǐng)域的企業(yè)工程師。
3.隊(duì)伍構(gòu)成:每隊(duì)1-3人,可選配1-2名指導(dǎo)教師。
三、競(jìng)賽內(nèi)容
本次競(jìng)賽主題為“面向后量子密碼(PQC)的高能效硬件加速器設(shè)計(jì)”。參賽隊(duì)需在指定的硬件平臺(tái)上,針對(duì)以下NIST核心算法完成硬件加速設(shè)計(jì):
1.ML-KEM(原Kyber):密鑰封裝機(jī)制。
2.ML-DSA(原Dilithium):數(shù)字簽名方案。
指定硬件平臺(tái):AMD Xilinx Kria K26 SOM(所有核心設(shè)計(jì)需在PL端實(shí)現(xiàn))。
四、競(jìng)賽時(shí)間安排
報(bào)名階段:即日起至2026年3月15日。
初賽階段:截止2026年4月26日(提交仿真方案與初步報(bào)告)。
決賽階段:截止2026年5月24日(提交最終工程、報(bào)告及論文)。
結(jié)果公布:2026年5月29日。
五、競(jìng)賽提交物與要求
本次競(jìng)賽實(shí)行“工程+報(bào)告+論文”三軌制提交,所有獲獎(jiǎng)作品將開(kāi)源。
1.完整工程源碼:包含PL端RTL/HLS源碼、PS端Host代碼、約束文件及構(gòu)建腳本(Tcl/Makefile),需附帶詳細(xì)的復(fù)現(xiàn)說(shuō)明(README.md)。
2.技術(shù)報(bào)告:詳細(xì)闡述架構(gòu)設(shè)計(jì)、優(yōu)化策略及性能/功耗分析。
3.學(xué)術(shù)論文:參賽隊(duì)需提交符合IEEE ITC-Asia 2026投稿要求(標(biāo)準(zhǔn)IEEE會(huì)議模板,不超過(guò)6頁(yè))的學(xué)術(shù)論文。
六、競(jìng)賽評(píng)分標(biāo)準(zhǔn)
本次競(jìng)賽總分100分,遵循“板級(jí)實(shí)測(cè)速度為主,工具估算功耗為輔”的原則。
1.約束與合規(guī)性(前置條件):資源不超標(biāo)、無(wú)時(shí)序違例、通過(guò)官方測(cè)試向量(KAT)驗(yàn)證。
2.能效指標(biāo)分(80分):采用EDP(能量-延遲積)模型評(píng)分。公式為:Score=80×(Cost_min/Cost_team),其中Cost取決于動(dòng)態(tài)功耗與硬件實(shí)測(cè)耗時(shí)。
3.技術(shù)報(bào)告分(20分):涵蓋架構(gòu)設(shè)計(jì)的合理性、低功耗優(yōu)化策略及文檔質(zhì)量。
七、競(jìng)賽獎(jiǎng)勵(lì)辦法
組委會(huì)設(shè)立豐厚獎(jiǎng)金及學(xué)術(shù)激勵(lì):
第一名:USD 1450或CNY 10000
第二名:USD 1150或CNY 8000
第三名:USD 850或CNY 6000
優(yōu)秀獎(jiǎng):3支隊(duì)伍(獲榮譽(yù)證書(shū))
特別獎(jiǎng)勵(lì):所有獲獎(jiǎng)隊(duì)伍提交的學(xué)術(shù)論文,將推薦至IEEE ITC-Asia 2026會(huì)議錄用發(fā)表。
八、報(bào)名與聯(lián)系方式
1.報(bào)名方式:
請(qǐng)?zhí)顚?xiě)Google Form報(bào)名表
https://docs.google.com/forms/d/e/1FAIpQLSfRrz8O6TVQrpd7JuUPAXoLSr8xeEQ9dRXMWg4G5J6IRwaWpA/viewform?usp=publish-editor
2.官方交流渠道:
Teams群:(官方答疑與交流窗口)
https://teams.live.com/l/invite/FEAKQOtgbzMeixFNgI?v=g1
聯(lián)系郵箱:c130044@163.com
3.參考資料:
軟件算法及論文參考庫(kù):
https://github.com/Itc-asia/PQC_FPGA.git
競(jìng)賽官網(wǎng)指南
https://www.castest.com.cn/itcasia2026_competition
https://mp.weixin.qq.com/s/mcJK7F1HyySA1ibLgoZVcg